跳至主導覽
跳至搜尋
跳過主要內容
國立陽明交通大學研發優勢分析平台 首頁
English
中文
首頁
人員
單位
研究成果
計畫
獎項
活動
貴重儀器
影響
按專業知識、姓名或所屬機構搜尋
Enhancing on/off ratio of a dielectric-loaded plasmonic logic gate with an amplitude modulator
Kai Hao Chang, Zhan Hong Lin,
Po Tsung Lee
*
, Jer Shing Huang
*
*
此作品的通信作者
光電工程學系
研究成果
:
Article
›
同行評審
5
引文 斯高帕斯(Scopus)
總覽
指紋
指紋
深入研究「Enhancing on/off ratio of a dielectric-loaded plasmonic logic gate with an amplitude modulator」主題。共同形成了獨特的指紋。
排序方式
重量
按字母排序
Keyphrases
Plasmonics
100%
Logic Gates
100%
Amplitude Modulator
100%
Dielectric-filled
100%
Multimode Interference
33%
Dielectric-loaded Plasmonic Waveguide
33%
Multiplexing
16%
Low Loss
16%
Miniaturization
16%
Multi-mode
16%
Easy Fabrication
16%
Functional Devices
16%
Good Compatibility
16%
Power Splitting
16%
Plasmonic Waveguide
16%
Tunable Materials
16%
XNOR Operation
16%
Optical Nanocircuit
16%
Engineering
Dielectrics
100%
Logic Gate
100%
Plasmonics
100%
Waveguide
42%
Multimode
42%
Multiplexing
14%
Nanoscale
14%
And Logic Gate
14%
Physics
Dielectric Material
100%
Waveguide
60%
Multiplexing
20%
Nanoscale
20%
Material Science
Dielectric Material
100%
Waveguide
60%
Multiplexing
20%