跳至主導覽
跳至搜尋
跳過主要內容
國立陽明交通大學研發優勢分析平台 首頁
English
中文
首頁
人員
單位
研究成果
計畫
獎項
活動
貴重儀器
影響
按專業知識、姓名或所屬機構搜尋
Design of high-voltage-tolerant level shifter in low voltage CMOS process for neuro stimulator
Zhicong Luo
*
,
Ming-Dou Ker
*
此作品的通信作者
電子研究所
研究成果
:
Conference contribution
›
同行評審
5
引文 斯高帕斯(Scopus)
總覽
指紋
指紋
深入研究「Design of high-voltage-tolerant level shifter in low voltage CMOS process for neuro stimulator」主題。共同形成了獨特的指紋。
排序方式
重量
按字母排序
Keyphrases
CMOS Process
100%
Coupling Capacitor
20%
Cross-coupled Transistors
20%
Electrical Overstress
20%
Gate Oxide Reliability
20%
High Voltage Tolerant
100%
Input Signals
20%
Level Shifter
100%
Low Power CMOS
100%
Neurostimulator
100%
Operation Voltage
20%
Output Signal
20%
Reliability Issues
20%
Supply Voltage
20%
Transistor
20%
Voltage Range
20%
Engineering
Coupling Capacitor
20%
Gate Oxide
20%
Input Signal
20%
Level Shifter
100%
Output Signal
20%
Reliability Issue
20%
Stimulator
100%
Supply Voltage
20%
Computer Science
Coupling Capacitor
20%
Shifters
100%
Supply Voltage
20%