跳至主導覽
跳至搜尋
跳過主要內容
國立陽明交通大學研發優勢分析平台 首頁
English
中文
首頁
人員
單位
研究成果
計畫
獎項
活動
貴重儀器
影響
按專業知識、姓名或所屬機構搜尋
查看斯高帕斯 (Scopus) 概要
黃 柏蒼
副教授
國際半導體產業學院
智慧半導體奈米系統技術研究中心
https://orcid.org/0000-0001-8679-2755
h-index
h10-index
h5-index
633
引文
13
h-指數
按照存儲在普爾(Pure)的出版物數量及斯高帕斯(Scopus)引文計算。
397
引文
11
h-指數
按照存儲在普爾(Pure)的出版物數量及斯高帕斯(Scopus)引文計算。
143
引文
7
h-指數
按照存儲在普爾(Pure)的出版物數量及斯高帕斯(Scopus)引文計算。
2004
2024
每年研究成果
概覽
指紋
網路
計畫
(8)
研究成果
(114)
類似的個人檔案
(6)
研究成果
每年研究成果
2004
2010
2011
2014
2015
2016
2017
2019
2020
2021
2022
2024
71
Conference contribution
25
Article
14
Patent
3
Paper
1
更多
1
Review article
每年研究成果
每年研究成果
3結果
出版年份,標題
(降序)
出版年份,標題
(升序)
標題
類型
篩選
Paper
搜尋結果
2017
A 64-channel wireless neural sensing microsystem with TSV-embedded micro-probe array for neural signal acquisition
Huang, Y. C.,
Huang, P.-T.
, Hu, Y. C., Wu, S. L., You, Y. H., Wang, Y. K., Duann, J.-R.,
Chiu, T.-W.
, Hwang, W.,
Chen, K.-N.
, Chuang, C. T. & Chiou, J.-C.,
7月 2017
.
研究成果
:
Paper
›
同行評審
Wireless
100%
Microprobe Array
100%
Neural Sensing
100%
Microsystems
100%
Through Silicon via
100%
2012
Substrate noise suppression technique for power integrity of TSV 3D integration
Yang, P. J.,
Huang, P.-T.
& Hwang, W.,
2012
,
p. 3274-3277
.
4 p.
研究成果
:
Paper
›
同行評審
Suppression Method
100%
3D Integration
100%
Noise Suppression
100%
Power Integrity
100%
Substrate Noise
100%
5
引文 斯高帕斯(Scopus)
2004
Low power encoding schemes for run-time on-chip bus
Huang, P.-T.
& Hwang, W.,
12月 2004
,
p. 1025-1028
.
4 p.
研究成果
:
Paper
›
同行評審
Low Power
100%
Coding Scheme
100%
On-chip Bus
100%
Encoding Scheme
100%
Coupling Effect
75%
3
引文 斯高帕斯(Scopus)