跳至主導覽
跳至搜尋
跳過主要內容
國立陽明交通大學研發優勢分析平台 首頁
English
中文
首頁
人員
單位
研究成果
計畫
獎項
活動
貴重儀器
影響
按專業知識、姓名或所屬機構搜尋
查看斯高帕斯 (Scopus) 概要
范 倫達
教授
資訊科學與工程研究所
https://orcid.org/0000-0001-5673-1193
電話
03-5712121#54815
電子郵件
ldvan
cs.nycu.edu
tw
網站
http://www.cs.nctu.edu.tw/~ldvan/
h-index
h10-index
h5-index
942
引文
17
h-指數
按照存儲在普爾(Pure)的出版物數量及斯高帕斯(Scopus)引文計算。
198
引文
9
h-指數
按照存儲在普爾(Pure)的出版物數量及斯高帕斯(Scopus)引文計算。
111
引文
6
h-指數
按照存儲在普爾(Pure)的出版物數量及斯高帕斯(Scopus)引文計算。
1999
2023
每年研究成果
概覽
指紋
網路
計畫
(21)
研究成果
(86)
獎項
(9)
活動
(2)
類似的個人檔案
(6)
研究成果
每年研究成果
1999
2005
2008
2009
2011
2014
2017
2019
2020
2021
2022
2023
45
Conference contribution
24
Article
7
Conference article
6
Paper
4
更多
2
Editorial
1
Book
1
Review article
每年研究成果
每年研究成果
7結果
出版年份,標題
(降序)
出版年份,標題
(升序)
標題
類型
篩選
Conference article
搜尋結果
2007
Classification of driver's cognitive responses using nonparametric single-trial EEG analysis
Lin, C. T.,
Ko, L.-W.
, Lin, K. L., Liang, S. F., Kuo, B. C., Chung, I. F. &
Van, L.-D.
,
2007
,
於:
Proceedings - IEEE International Symposium on Circuits and Systems.
p. 2019-2023
5 p.
, 4253064.
研究成果
:
Conference article
›
同行評審
Electroencephalography
100%
Nonparametric
100%
Cognitive Response
100%
Feature Extraction
100%
Nonparametric Weighted Feature Extraction
66%
4
引文 斯高帕斯(Scopus)
2005
A framework for the design of error-aware powerefficient fixed-width booth multipliers
Song, M. A.,
Van, L.-D.
, Yang, C. C., Chiu, S. C. & Kuo, S. Y.,
2005
,
於:
Proceedings - IEEE International Symposium on Circuits and Systems.
p. 81-84
4 p.
, 1464529.
研究成果
:
Conference article
›
同行評審
開啟存取
Power Efficient
100%
Error Aware
100%
Fixed-width Booth multiplier
100%
Electric Power Utilization
100%
Power Consumption
50%
2
引文 斯高帕斯(Scopus)
2004
A generalized methodology for low-error and area-time efficient fixed-width booth multipliers
Song, M. A.,
Van, L.-D.
, Huang, T. C. & Kuo, S. Y.,
2004
,
於:
Midwest Symposium on Circuits and Systems.
1
,
p. I9-I12
研究成果
:
Conference article
›
同行評審
Low Area
100%
Low Error
100%
Fixed-width Booth multiplier
100%
Error Compensation
100%
Truncation
100%
5
引文 斯高帕斯(Scopus)
High-speed area-efficient recursive DFT/IDFT architectures
Van, L.-D.
& Yang, C. C.,
2004
,
於:
Proceedings - IEEE International Symposium on Circuits and Systems.
3
,
p. III357-III360
研究成果
:
Conference article
›
同行評審
Density Functional Theory
100%
Inverse Fourier Transform
100%
Recursive Discrete
100%
Area-efficient
100%
Recursive Discrete Fourier Transform
100%
15
引文 斯高帕斯(Scopus)
2001
A 2.4-GHz CMOS down-conversion doubly balanced mixer with low supply voltage
Tang, C. C., Lu, W. S.,
Van, L.-D.
& Feng, W. S.,
1 1月 2001
,
於:
Materials Research Society Symposium - Proceedings.
626
研究成果
:
Conference article
›
同行評審
Low Voltage
100%
Mixer
100%
Down-conversion
100%
Doubly Balanced Mixer
100%
Supply Voltage
100%
4
引文 斯高帕斯(Scopus)
2000
New VLSI architecture without global broadcast for 2-D digital filters
Van, L.-D.
, Tang, C. C., Tenqchen, S. & Feng, W. S.,
2000
,
於:
Proceedings - IEEE International Symposium on Circuits and Systems.
1
,
p. I-547-I-550
研究成果
:
Conference article
›
同行評審
Two Dimensional
100%
VLSI Architecture
100%
Global Broadcast
100%
Two-dimensional Digital Filters
100%
Digital Filter
100%
6
引文 斯高帕斯(Scopus)
1999
Tree-systolic array of DLMS adaptive filter
Van, L.-D.
, Tenqchen, S., Chang, C. H. & Feng, W. S.,
1999
,
於:
ICASSP, IEEE International Conference on Acoustics, Speech and Signal Processing - Proceedings.
3
,
p. 1253-1256
4 p.
研究成果
:
Conference article
›
同行評審
LMS Adaptive Filter
100%
Systolic Array
100%
Systolic Arrays
100%
Adaptive Filter
100%
Array Structure
66%
3
引文 斯高帕斯(Scopus)