跳至主導覽
跳至搜尋
跳過主要內容
國立陽明交通大學研發優勢分析平台 首頁
English
中文
首頁
人員
單位
研究成果
計畫
獎項
活動
貴重儀器
影響
按專業知識、姓名或所屬機構搜尋
查看斯高帕斯 (Scopus) 概要
張 錫嘉
教授
電子研究所
h-index
h10-index
h5-index
1722
引文
25
h-指數
按照存儲在普爾(Pure)的出版物數量及斯高帕斯(Scopus)引文計算。
283
引文
9
h-指數
按照存儲在普爾(Pure)的出版物數量及斯高帕斯(Scopus)引文計算。
35
引文
4
h-指數
按照存儲在普爾(Pure)的出版物數量及斯高帕斯(Scopus)引文計算。
1998 …
2024
每年研究成果
概覽
指紋
網路
計畫
(31)
研究成果
(179)
獎項
(11)
類似的個人檔案
(6)
研究成果
每年研究成果
1998
2005
2009
2010
2011
2012
2013
2014
2015
2019
2024
74
Conference contribution
44
Patent
42
Article
9
Paper
10
更多
7
Conference article
1
Book
1
Editorial
1
Review article
每年研究成果
每年研究成果
7結果
出版年份,標題
(降序)
出版年份,標題
(升序)
標題
類型
篩選
Conference article
搜尋結果
2005
A 480Mb/s LDPC-COFDM-based UWB baseband transceiver
Liu, H. Y., Lin, C. C., Lin, Y. W., Chung, C. C., Lin, K. L., Chang, W. C., Chen, L. H.,
Chang, H.-C.
&
Lee, C.-Y.
,
2005
,
於:
Digest of Technical Papers - IEEE International Solid-State Circuits Conference.
48
,
p. 444-609
166 p.
, 24.2.
研究成果
›
同行評審
28
引文 斯高帕斯(Scopus)
2004
A CMOS SoC for 56/32/56/16 combo driver applications
Tsai, C. L., Liao, H. K.,
Chang, H.-C.
, Hou, K. S., Yang, Y. L., Kuo, H. C., Tu, L. C., Chen, C. C., Chou, Y. K., Lin, Y. H., Chen, Y. C., Wu, C. L., Chen, J. C., Liang, Y. J., Chu, C. H. & Lu, P. H.,
2004
,
於:
Digest of Technical Papers - IEEE International Solid-State Circuits Conference.
47
,
p. 428-429+417+537
研究成果
›
同行評審
CMOS Process
100%
Power Consumption
100%
Single chip
100%
Bandwidth Limitation
100%
Synchronous Dynamic Random Access Memory (SDRAM)
100%
2
引文 斯高帕斯(Scopus)
A power and area efficient multi-mode FEC processor
Tseng, Y. C., Lin, C. C.,
Chang, H.-C.
&
Lee, C.-Y.
,
7 9月 2004
,
於:
Proceedings - IEEE International Symposium on Circuits and Systems.
2
研究成果
:
Conference article
›
同行評審
Forward Error Correction
100%
Power Efficient
100%
Area-efficient
100%
Multi-mode
100%
Multimode
100%
Multi-level memory systems using error control codes
Chang, H.-C.
, Lin, C. C., Hsiao, T. Y., Wu, J.-T. & Wang, T.-H.,
2004
,
於:
Proceedings - IEEE International Symposium on Circuits and Systems.
2
,
p. II393-II396
研究成果
›
同行評審
Error Control Coding
100%
Memory Cell
100%
Multilevel Memory
100%
Error Control
100%
Multilevel Memory System
100%
9
引文 斯高帕斯(Scopus)
2003
A CMOS SoC for 56/32/58/16 Combo driver applications
Tsai, C. L., Liao, H. K.,
Chang, H.-C.
, Hou, K. S., Yang, Y. L., Kuo, H. C., Tu, L. C., Chen, C. C., Chou, Y. K., Lin, Y. H., Chen, Y. C., Wu, C. L., Chen, H. C., Liang, Y. J., Chu, C. H. & Lu, P. H.,
3月 2003
,
於:
Digest of Technical Papers - IEEE International Solid-State Circuits Conference.
47
,
p. 352-353+610
3 p.
研究成果
:
Conference article
›
同行評審
CMOS Process
100%
Power Consumption
100%
Single chip
100%
Bandwidth Limitation
100%
Synchronous Dynamic Random Access Memory (SDRAM)
100%
2002
A high speed Reed-Solomon decoder chip using inversionless decomposed architecture for Euclidean algorithm
Chang, H.-C.
, Chung, C. C., Lin, C. C. &
Lee, C.-Y.
,
9月 2002
,
於:
European Solid-State Circuits Conference.
p. 519-522
4 p.
, 1471579.
研究成果
:
Conference article
›
同行評審
Test Result
100%
Supply Voltage
100%
Chip Area
100%
Data Rate
100%
Delay Lock Loops
100%
3
引文 斯高帕斯(Scopus)
1998
Reed-Solomon product-code (RS-PC) decoder for DVD applications
Chang, H.-C.
& Shung, C.,
1998
,
於:
Digest of Technical Papers - IEEE International Solid-State Circuits Conference.
p. 390-391, 470
研究成果
:
Conference article
›
同行評審
Decoder
100%
Product Codes
100%
Digital Versatile Disc
100%
RS Encoder
100%
Reed-Solomon
100%
6
引文 斯高帕斯(Scopus)