每年專案
個人檔案
研究專長
積體電路與系統設計、視訊通訊與高速網路、電腦輔助系統設計
經歷
1998/9~2000/7 國科會科技權益委員
2000/8~2003/12 國研院晶片中心主任
2003/1~2005/12 國科會晶片系統國家型科技計畫矽智財分項召集人
2003/8~2006/7 交通大學電子工程學系系主任
2006/8~2007/7 交通大學晶片系統研究中心主任
2007/2~2010/1 交通大學研發長
教育/學術資格
PhD, 電機工程, KU Leuven
外部位置
指紋
查看啟用 Chen-Yi Lee 的研究主題。這些主題標籤來自此人的作品。共同形成了獨特的指紋。
- 1 類似的個人檔案
過去五年中的合作和熱門研究領域
國家/地區層面的近期外部共同作業。按一下圓點深入探索詳細資料,或
專案
- 76 已完成
-
-
-
-
以單光子陣列為基礎的影像擷取晶片設計與應用(3/3)
Lee, C.-Y. (PI)
1/08/22 → 31/07/23
研究計畫: Other Government Ministry Institute
-
-
A 2.56-μs Dynamic Range, 31.25-ps Resolution 2-D Vernier Digital-to-Time Converter (DTC) for Cell-Monitoring
Liu, H. Y., Lai, L. H., Lin, W. Y., Lu, Y. W., Lin, Y. W. & Lee, C. Y., 2024, ISCAS 2024 - IEEE International Symposium on Circuits and Systems. Institute of Electrical and Electronics Engineers Inc., (Proceedings - IEEE International Symposium on Circuits and Systems).研究成果: Conference contribution › 同行評審
-
A Dual-Mode Readout Circuit for SPAD Imaging Applications
Huang, H. H., Huang, T. Y., Liu, C. H., Lin, S. D. & Lee, C. Y., 4月 2024, 於: IEEE Transactions on Circuits and Systems I: Regular Papers. 71, 4, p. 1879-1883 5 p.研究成果: Article › 同行評審
-
A Low-Latency Data Compressor for SPAD-Based Depth Estimation Systems
Huang, T. Y., Huang, P. Y. & Lee, C. Y., 4月 2024, 於: IEEE Transactions on Circuits and Systems I: Regular Papers. 71, 4, p. 2334-2338 5 p.研究成果: Article › 同行評審
-
A Programmable CMOS DEP Chip for Cell Manipulation
Lin, W. Y., Lai, L. H., Lin, Y. W. & Lee, C. Y., 2024, (Accepted/In press) 於: IEEE Transactions on Biomedical Circuits and Systems.研究成果: Article › 同行評審
開啟存取 -
A Programmable CMOS Dielectrophoresis Array Chip with 128 × 128 Electrodes for Cell Manipulation
Lin, W. Y., Lai, L. H., Lin, Y. W. & Lee, C. Y., 2024, ISCAS 2024 - IEEE International Symposium on Circuits and Systems. Institute of Electrical and Electronics Engineers Inc., (Proceedings - IEEE International Symposium on Circuits and Systems).研究成果: Conference contribution › 同行評審
1 引文 斯高帕斯(Scopus)